?已知某異步時序電路的流程表如下表所示,其中x1和x2為電路輸入端。分析流程表,電路中有()條反饋回路,當()時會發(fā)生臨界競爭。
A.1;電路處在穩(wěn)定總態(tài)(00,11),輸入由00→01時B.2;電路處在穩(wěn)定總態(tài)(00,11),輸入由00→01時C.2;電路處在穩(wěn)定總態(tài)(11,01),輸入由11→10時D.2;電路處在穩(wěn)定總態(tài)(11,11),輸入由11→01時
?用3線-8線譯碼器74138(邏輯符號如下圖所示)和與非門實現(xiàn)函數(shù)的功能時,74138的輸出端()連接與非門。?
A.B.C.D.
A.3;3B.8;3C.8;1D.3;1