可編程邏輯陣列(PLA)實現(xiàn)的組合邏輯電路如圖所示。 (1)分析電路的功能,寫出F1~F3的表達式; (2)若已知A1A0,B1B0為兩個兩位的二進制數(shù),試證明電路實現(xiàn)的是二位二進制全加運算。 (3)說明電路矩陣的容量,若改用PROM實現(xiàn)此電路,則矩陣的容量又應(yīng)為多少?
用ROM設(shè)計一個組合邏輯電路,用來產(chǎn)生下列一組邏輯函數(shù)。 (1)列出ROM應(yīng)有的數(shù)據(jù)表, (2)畫出存儲矩陣的點陣圖。
寫出下圖電路中Y1、Y2的邏輯函數(shù)式,并化簡為最簡單的與-或表達式。譯碼器74LS138的輸出函數(shù)表達式為